【例】有一个(7,4)码(即CRC码为7位,信息码为4位)

已确定生成多项式为: G(X)=X3+X+1= 1011

被传输的信息C(x)=1001, 求C(x)的CRC码。

解: C(x) 左移 r = n-k = 3 位

 $\mathbb{P} C(x) \cdot 2^r = 1001 \times 2^3 = 1001000$ 

将上式模2采用除法 除以给定的 G(x)=1011:

1001000/1011=1010+110/1011

得到余数表达式: R(x) =110

所求CRC码:

 $C(x) \cdot 2^3 + R(x) = 1001000 + 110 = 1001110$ 











(A)

(B)















## CRC码的查错表

| CRC         | A7 | A6 | A5 | A4 | A3 | A2 | A1 | 余数  | 出错 |
|-------------|----|----|----|----|----|----|----|-----|----|
| 正确          | 1  | 0  | 0  | 1  | 1  | 1  | 0  | 000 |    |
| 某           | 1  | 0  | 0  | 1  | 1  | 1  | 1  | 001 | A1 |
|             | 1  | 0  | 0  | 1  | 1  | 0  | 0  | 010 | A2 |
| 位           | 1  | 0  | 0  | 1  | 0  | 1  | 0  | 100 | A3 |
| 位<br>出<br>错 | 1  | 0  | 0  | 0  | 1  | 1  | 0  | 011 | A4 |
| 错           | 1  | 0  | 1  | 1  | 1  | 1  | 0  | 110 | A5 |
|             | 1  | 1  | 0  | 1  | 1  | 1  | 0  | 111 | A6 |
|             | 0  | 0  | 0  | 1  | 1  | 1  | 0  | 101 | A7 |

- •收到的CRC码除以约定的生成多项式G(x),如果余数为0则传输 无误,否则传输错误,根据所得余数值就可找出错误并取反纠正。
- •上表详细说明了CRC码1001110在传送时某一位出错后的判断与纠正方法 [C(X) = 1001、G(x) = 1011]。















## 2.3.2 浮点数的加/减运算

两数首先均为规格化数,进行规格化浮点数的加减运算需经过5步完成:

- (1) 对阶操作: 低阶向高阶补齐, 使阶码相等。
- (2) 尾数运算: 阶码对齐后直接对尾数运算。
- (3) 结果规格化:对运算结果进行规格化处理(使补码尾数的最高位和尾数符号相反)。如溢出则需右规;如不是规格化时应左规。
  - (4) 舍入操作: 丢失位进行0舍1入或恒置1处理。
- (5) 判断溢出: 判断阶码是否溢出,下溢则将运算结果置 0 (机器0),上溢则中断。















- 例:设 $X=2^{-011}\times0.110100$ , $Y=2^{-100}\times-0.101110$ 。按下列运算步骤求 $[X+Y]_{i}$ ,其中阶码4位(含1位符号位),尾数7位(含 1位符号位)。
- ①求阶差 ②对阶 ③尾数运算 ④结果规格化解答:
  - ①阶差△E为1。
  - ②对阶。

Y的阶码小,应使Y的尾数右移1位,阶码加1。此时X的阶码为11101,尾数为11.101001。

- ③尾数求和。00.110100+11.101001=00.011101。
- ④规格化处理。 结果符号与最高位相同,执行左规。 结果尾数为00.111010,阶码为11100。







## (2) IEEE754标准

根据IEEE 754国际标准,常用的浮点数有两种格式:

- ▶ 单精度浮点数(32位),阶码8位,尾数24位(内含1位符号位)。
- ▶ 双精度浮点数(64位),阶码11位,尾数53位(内含1位符号位)。
- 由于IEEE754标准约定尾数用原码表示,在小数点左部有一位隐含位,从而实际使得尾数的有效值变为1.M。例如,最小为x1.0···0,最大为x1.1···1。规格化表示,故小数点左边的位恒为1,可省去。
- 阶码部分采用移码表示,移码值127,1~254 经移码为-126~+127。 其中 0000000 11111111有特点含义,不用做阶码。
- $\triangleright$  格式:  $(-1)^S \times 2^E \times (M_0, M_{-1}, \dots, M_{-(P-1)})$ 
  - 最高是数符S,占1位,0表示正、1表示负。
  - 指数项E,基数是2,是一个带有一定偏移量的无符号整数(移码)。
  - 尾数部分M,是一个带有一位整数位的二进制小数真值形式(原码)。其规格化形式应调整阶码使其尾数整数位M<sub>0</sub>为1且与小数点一起隐含掉。











## 主存储器的扩展

- 例: 拟扩展存储器容量8K\*8位,可选用的RAM芯片容量为2K\*4位。已知地址总线A<sub>15</sub>~ A<sub>0</sub>,共16位;双向数据总线D<sub>7</sub>~ D<sub>0</sub>,共8位,由R/W线控制读写。
  - 问: 1. 该存储系统要采用什么形式的扩展方式?
    - 2. 总共需要多少个RAM芯片?
  - 3.请采用全译码方式,设计并画出该存储器系统的逻辑电路图,并注明存储器地址分配。
- 解: 1. 要采用字、位全扩展方式
  - 2. 所需芯片数为(8/2)\*(8/4)=4\*2=8片
  - 3. 全译码方式要求每一存储单元(字节)都要有唯一的存储地址,不得重叠。已知2K\*4位芯片内字地址为A10~A0共11位。而字长8K的存储范围是A12~A0,其中A12、A11是片选地址,A15~A13的连接决定哪种译码方式。全译码方式时其地址不能悬空和到接。









#### 8K\*8b存储系统 A15 + **A14 Y3 A13** 2:4 **A12 Y2 Y1 A11** 译码器 $\mathbf{Y0}$ A0`A10 **MREQ CS** $\mathbf{A0}$ $\mathbf{A0}$ **CS** 4# A10 **CPU** 1# A10 CS **A**0 A0 **4b 4b D3 D3** WE 1# A10 A10 4# 2K\*4b 2K\*4b $\mathbf{D0}$ $\mathbf{D0}$ **D7~D0** WE WE D7~D4 D7~D4





计算机组成原理







该系统各存储块的地址范围分别为:

16进制数 A15A14A13A12A11A10~A0 1#是 0000H 0 07FFH 0 0 2#是 H0080 0 **OFFFH** 0 0 0 3#是 1000H 0 0 0 17FFH 0 0 0 0 4#是 1800H 0 0 1FFFH

● 此8KB全译码方式的地址范围是0000H~1FFFH









# CPU访问主存过程













## CACHE

- 例:下列命令组合情况中,一次访存过程中,不可能发生的是 ) 。
  - A. TLB未命中,Cache未命中,Page(页表)未命中
  - B. TLB未命中, Cache命中, Page命中
  - C. TLB命中,Cache未命中,Page命中
  - D. TLB命中,Cache命中,Page未命中





## 17. 题详细解答:

选

CPU访存过程:在一个具有Cache和虚拟存储器的系统中,CPU的一次访存操作可能涉及到TLB、页表、Cache、主存和磁盘的访问,其访问过程如下图所示。



# 从图上中可以看出,CPU访存过程中存在TLB缺失、cache、缺页三种缺失情况。下表给出了三种缺失的几种组合情况。

| 序号 | TLB  | page | cache | 说明                                  |  |  |  |
|----|------|------|-------|-------------------------------------|--|--|--|
| 1  | hit  | hit  | hit   | 可能,TLB命中则页一定命中,信息在主存,就可能在 cache 中   |  |  |  |
| 2  | hit  | hit  | miss  | 可能,TLB命中则页一定命中,信息在主存,但可能不在 cache 中  |  |  |  |
| 3  | miss | hit  | hit   | 可能,TLB缺失但页可能命中,信息在主存,就可能在 cache 中   |  |  |  |
| 4  | miss | hit  | miss  | 可能,TLB缺失但页可能命中,信息在主存,但可能不在 cache 中  |  |  |  |
| 5  | miss | miss | miss  | 可能,TLB缺失,则页也可能缺失,信息不在主存,一定也不在 cache |  |  |  |
| 6  | hit  | miss | miss  | 不可能,页缺失,说明信息不在主存,TLB中一定没有该页表项       |  |  |  |
| 7  | hit  | miss | hit   | 不可能,页缺失,说明信息不在主存,TLB中一定没有该页表项       |  |  |  |
| 8  | miss | miss | hit   | 不可能,页缺失,说明信息不在主存,cache中一定也没有该信息     |  |  |  |
|    |      |      |       |                                     |  |  |  |

## 快表(TLB)

- 快表TLB(Translation Look aside Buffer)由硬件组成,是
  专用的高速缓冲存储器,通常称为转换旁路缓冲器。用于存放近期经常使用的页表项。
- TLB内容只是慢表(指主存中的页表)的小小的副本,比实际的页表小得多,一般在16行~128行之间。
- 查表时,由虚页号同时去查快表和慢表,当在快表中有此虚页号时,就能很快地找到对应的实页号送入实主存地址寄存器,并使慢表的查找作废。
- 如果在快表中查不到时,那就要费一个访主存时间查慢表,从慢表中查到实页号送入实主存地址寄存器并将此虚页号和对应的实页号同时送入快表。替换快表中某一行内容,这也要用到替换算法。具体的替换算法如先进先出、近期最少使用和随机算法等。

计算机组成原理









➤ 平均访问时间: 若tc 表示Cache的存取周期, tm表示主存的存取周期, 1-h表示未命中率,则Cache一主存系统的平均访问时间ta为:

▶访问效率:设r=tm/tc表示主存慢于Cache的倍率,则访问效率e为:

$$e=tc/ta=tc/[htc+(1-h)tm]=1/[h+(1-h)r]=1/[r+(1-r)h]$$

为提高访问效率, h 接近 1 好。

➤加速比: SP=tm/ta





计算机组成原理











- 某计算机系统的内存系统中,已知cache存取周期为45ns,主存存取周期为200ns。 CPU执行一段程序时,CPU访问内存系统共4500次,其中访问主存的次数为340次,问: 1. Cache 命中率H是多少?
- 2. CPU访问内存的平均访问时间Ta是多少?
- 3. Cache/主存系统的访问效率e是多少?
- 解: 1、Cache 命中率H
  - H=Nc/(Nc+Nm)=(4500-340)/4500=0.92
  - 2、CPU访存的平均时间
  - Ta = H\*Tc+(1-H) (Tm+Tc)
    - = 0.92\*45+(1-0.92)\*(200+45) = 61 ns
      - 3、Cache/主存系统的访问效率
    - e=Tc/Ta\*100%=45/61\*100%=0.74\*100%=74%

- ●7.10 某程序对页面要求的序列为: P3P4P2P6P4P3P7P4P3P6P3P4P8P4P6。
- ●1)设主寻容量为3个页面,求FIFO和LRU替换 算法是各自的命中率(假设开始时主存为空)。 2)当主存容量增加到4个页面时,两替换算法各 自的命中率又是多少?



- 主存3个负面时的调负情况: 页面请求 (1)命中  $\sqrt{}$  $\sqrt{}$ 命中 ● 采用LRU算法的命中率位6/15=40%,采用FIFO算法的
- 命中率位3/15=20%。











例:设某磁盘有两个记录面,存储区内直径为2.36英寸,外直径为5英寸,道密度为1250TPI(TPI:磁道数/英寸),内直径处的位密度为52400bpi(位/英寸),转速为2400rpm(rpm:/分)。请解答

①每面有多少磁道,每磁道能存储多少字节? ②数据传输率是多少? ③设找道时间在10ms~40ms之间,在一个磁道上写上8000字节数据,平均需要多少时间?

解答: ① 已知道密度D<sub>cylinder</sub> =1250TPI, 内直径 Dim<sub>inner</sub>=2.36英寸,外直径Dim<sub>outside</sub>=5英寸,则每面的磁道数N<sub>每面磁道数</sub>为:

N<sub>每面磁道数</sub>为= D<sub>cylinder</sub> × (Dim<sub>outside</sub>-Dim<sub>inner</sub>)/2 =1250×1.32=1650

每道上存储的字节个数相同,则可存储的字节数可由下公式得到 : Num<sub>磁道</sub>=2πR<sub>inner</sub>×D<sub>bit</sub>=π×Dim<sub>inner</sub>×D<sub>bit</sub>/8=48562字节

()



- ② 设数据传输率为f,则根据数据传输率的定义,由以下公式可以得到解: f=π×Dim<sub>inner</sub>×(D<sub>bit</sub>/8)
- $\times$  (2400/60)=1.94MB/s
- ③ 设读取数据所需总的时间为T,平均找道时间为T<sub>SEEK</sub>,旋转延迟为T<sub>ROTATE</sub>,数据读取时间为T<sub>READ</sub>,则解过程为:

T= T<sub>SEEK</sub>+ T<sub>ROTATE</sub>+ T<sub>READ</sub>

= $(10+40)/2+[1/(2400/60)/2+(8\times1000)/(1.94\times10^6)]\times$ 10<sup>3</sup>=41.7ms(36)











例. (12分)某计算机存储器按字节编址,虚拟(逻辑)地址空间大小为16MB,主存(物理)地址空间大小为1MB,页面大小为4KB;

Cache采用直接映射方式,共8行;主存与Cache之间交换的块大小为32B。系统运行到某一时刻时,页表的部分内容和Cache的部分内容分别如题44-a图、题44-b图所示,图中页框号及标记字段的内容为十六进制形式。请回答下列问题。

#### 虚页号 有效位页框号 …

| 0 | 1 | 06   | ••• |  |  |
|---|---|------|-----|--|--|
| 1 | 1 | 04   |     |  |  |
| 2 | 1 | 15   | ••• |  |  |
| 3 | 1 | 02   |     |  |  |
| 4 | 0 |      | ••• |  |  |
| 5 | 1 | 2B   | *** |  |  |
| 6 | 0 | _    | *** |  |  |
| 7 | 1 | . 32 | *** |  |  |

行号 有效位 标记 …

| 13 3 | 有双亚 | 77 11 | ••• |
|------|-----|-------|-----|
| 0    | 1   | 020   | ••• |
| 1    | 0   | _     | ••• |
| 2    | 1   | 01D   | ••• |
| 3    | 1   | 105   | ••• |
| 4    | 1   | 064   | ••• |
| 5    | 1   | 14D   | *** |
| 6    | 0   |       |     |
| 7    | 1   | 27 A  | ••• |

题 44-a 图 页表的部分内容

题 44-b 图 Cache 的部分内容

## 2011年试题和解析

- (1)虚拟地址共有几位,哪几位表示虚页号?物理地址共有几位,哪几位表示页框号(物理页号)?
- (2)使用物理地址访问Cache时,物理地址应划分成哪几个字段? 要求说明每个字段的位数及在物理地址中的位置。
- (3)虚拟地址001C60H所在的页面是否在主存中?若在主存中,则该虚拟地址对应的物理地址是什么?访问该地址时是否Cache命中?要求说明理由。









## 44题解析:

- (I) 虚拟地址为24位,其中高12位为虚页号: 物理地址为20位,其中高8位为物理页号。
- (2) 20位物理地址中,最低5位为存储块块内地址,中间3位表示为Cache行号,高12位为标志区。
- (3)在主存中。

虚拟地址001C60H=0000 0000 0001 1100 0110 0000B, 故虚页号为0000 0000 0001B, 查看0000 0000 0001 B=001H处的页表项,由于对应的有效位为1,故虚拟地址001C60H所在的页面在主存中。

页表001H处的页框号(物理页号)为04H=0000 0100B,与页内偏移1100 0110 0000B拼接成物理地址:

0000 0100 1100 0110 0000B=04C60H.











## 44题解析:

对于物理地址0000 0100 1100 0110 0000B,所在主存块只可能映射到Cache第3行(即第011B行,最低5位是Cache块内地址);由于该行的有效位:1、标记(值为105H)≠04CH(物理地址高12位),故访问该地址时Cache不命中。

(1)

# 指令系统—扩展技术

- ●例:已知指令字长是16bit,要求操作码段和三个地址码段都各为4bit,如下图所示。试设计一个16位的扩展操作码,能对下列所有指令都能进行译码: (10分)
  - (1)7条三地址指令。
  - (2) 255条单地址指令。
  - (3) 16条零地址指令。
  - (4) 求操作码的平均长度

4

4

4

4

| OP | <b>A</b> 1 | <b>A2</b> | <b>A3</b> |
|----|------------|-----------|-----------|
|----|------------|-----------|-----------|









解:

三地址指令: 操作码(OP) 4bit, 24=16, 取其中1~7表明7条。

1

当操作码OP=0000时,表明<mark>为单地址指令</mark>。此时将A1 ,A2扩展为操作码,28=256,取1~255表明255条单地址指令。

当OP=0000,且A1 A2 为全"0"时,表明为零地址指令,此时A3扩展为操作码,24=16,故可以表示16条零地址指令。扩展操作码如图所示。

| 4    | 4     | 4              | 4              |
|------|-------|----------------|----------------|
| OP   | $A_1$ | A <sub>2</sub> | A <sub>3</sub> |
| 0001 | $A_1$ | $A_2$          | A <sub>3</sub> |
| 0010 | $A_1$ | $A_2$          | A <sub>3</sub> |
| •••  | • • • | • • •          | •••            |
| 0111 | $A_1$ | $A_2$          | A <sub>3</sub> |
| 0000 | 0000  | 0001           | A              |
| 0000 | 0000  | 0010           | A              |
| •    | • •   | ••             | A              |
| 0000 | 1111  | 1111           | A              |
| 0000 | 0000  | 0000           | 0000           |
| 0000 | 0000  | 0000           | 0001           |
| •••  | • • • | •••            | • • •          |
| 0000 | 0000  | 0000           | 1111           |

三地址

单地址

零地址

大连理二大学 BALLAN UNIVERSITY OF TECHNOLOGY

单地址标识符

计算机组成原理

4







4



(4) 操作码的平均长度

(7\*4+255\*12+16\*16) /(7+255+16)=12

(1)







5.17 某机字长16位,直接寻址空间为128字,变址时的位移量是-64~+63,16个通用寄存器都可以作为变址寄存器,设计一套指令系统,满足下列寻址类型的要求。

- ①直接寻址的二地址指令3条;
- ②变址寻址的一地址指令6条;
- ③寄存器寻址的二地址指令8条;
- ④直接寻址的一地址指令12条;
- ⑤零地址指令32条。**⑥求操作符的平均长度**解答:
- 2bits7bits7bitsOP地址码2地址码2

操作码可为00、01、10, 共3条

2 5bits 4bits 7bits

OP 寄存器索引 操作数

操作码可为11000—11101,共6条

3 8bits 4bits 4bits

操作码可为11110000 11110111, 共8条











4

9bits

7bits

OP

地址码

操作码可为111110000—111111011,共12条

**(5)** 

16bits

OP

操作码可为1111111100000000—1111111000011111,共32条

⑥操作符的平均长度

(2\*3+5\*6+8\*8+9\*12+16\*32) / (3+6+8+12+32) =11.8









例4: 某32位机共有微操作控制信号52个,构成5个相斥类的微命令组,各组分别包含4个、5个、8个、15个和20个微命令。已知可判定的外部条件有CY和ZF两个,微指令字长29位。(1)给出采用断定方式的水平型微指令格式。

(2) 控制存储器的容量应为多少位?

(注意各控制字段中应包含一种不发出命令的情况,条件测试字段包含一种不转移的情况。)







## 解: (1) 微指令的格式如下:

| <b>D</b> <sub>28</sub> <b>D</b> | ) <sub>26</sub> I | D <sub>25</sub> D | <sub>23</sub> D <sub>22</sub> | D <sub>19</sub> | <b>D</b> <sub>18</sub> | <b>D</b> <sub>15</sub> | <b>D</b> <sub>14</sub> | <b>D</b> <sub>10</sub> | $\mathbf{D}_{9}$ | $D_8 D$  | $\mathbf{D}_{7}$ $\mathbf{D}_{0}$ | 0 |
|---------------------------------|-------------------|-------------------|-------------------------------|-----------------|------------------------|------------------------|------------------------|------------------------|------------------|----------|-----------------------------------|---|
| 4个微命                            | <b></b>           | 5个微命令             | 多 8个                          | ·微命令            | 15个征                   | 散命令                    | 20个                    | 微命令                    | 条件测              | 试字段      | 下一地址字段                            | Ĺ |
| 3位                              |                   | 3位                |                               | 4位              | 4                      | 位                      |                        | 5位                     | 21               | <u> </u> | 8位                                |   |

(2) 控存容量为28×29=256×29









- 19. 假定不采用Cache和指令预取技术,且机器处于"开中断"状态,则在下列有关指令执行的叙述中,错误的是:
  - A. 每个指令周期中CPU都至少访问内存一次
  - B. 每个指令周期一定大于或等于一个CPU时钟周期
- C. 空操作指令的指令周期中任何寄存器的内容都不 会被改变
- D. 当前程序在每条指令执行结束时都可能被外部中断 打断

(

0

解: C

每条指令都要涉及到PC+1。

44. 某计算机字长16位,采用16位定长指令字结构,部分数据 通路结构如下图所示,图中所有控制信号为1时表示有效、为0 时表示无效,例如控制信号MDRinE为1表示允许数据从DB打 入MDR,MDRin为1表示允许数据从内总线打入MDR。假设 MAR的输出一直处于使能状态。加法指令"ADD (R1), R0" 的功能为(R0)+((R1)) → (R1),即将R0中的数据与R1的内容所 指主存单元的数据相加,并将结果送入 R1的内容所指主存单 元中保存。下表给出了上述指令取指和译码阶段每个节拍(时钟 周期)的功能和有效控制信号,请按表中描述方式用表格列出指 令执行阶段每个节拍的功能和有效控制信号。

| 时钟        | 功能                      | 有效控制信 <b>号</b>    |
|-----------|-------------------------|-------------------|
| C1        | MAR ← (PC)              | PCout, MARin      |
| C2        | MDR← M(MAR),PC ← (PC)+1 | MemR, MDRinE,PC+1 |
| <b>C3</b> | IR←(MDR)                | MDRout, IRin      |
| C4        | 指令译码                    | 无                 |



## 参考答案一:

| 时钟 ,   | 功能                          | 有效控制信号            |  |  |
|--------|-----------------------------|-------------------|--|--|
| . C5 · | MAR←(R1)                    | R1out, MARin      |  |  |
| C6     | MDR←M(MAR)                  | MemR, MDRinE      |  |  |
|        | A←(R0)                      | ROout, Ain        |  |  |
| C7     | $AC \leftarrow (MDR) + (A)$ | MDRout, Add, ACin |  |  |
| C8     | MDR←(AC)                    | ACout, MDRin      |  |  |
| C9     | $M(MAR) \leftarrow (MDR)$   | MDRoutE, MemW     |  |  |

<sup>&</sup>quot;A←(R0)"也可在 C7: "AC←(MDR)+(A)"之前单列的一个时钟周期内执行。

### 参考答案二:

| 时钟   | 功能                        | 有效控制信号           |
|------|---------------------------|------------------|
| · C5 | MAR←(R1)                  | R1 out, MARin    |
| C6   | MDR←M(MAR)                | MemR, MDRinE     |
| C7   | A←(MDR)                   | MDRout, Ain      |
| C8   | AC←(A)+(R0)               | ROout, Add, ACin |
| C9   | MDR←(AC)                  | ACout, MDRin     |
| C10  | $M(MAR) \leftarrow (MDR)$ | MDRoutE, MemW    |

12.某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。

| 指令系统 | 所占比例 | СРІ |
|------|------|-----|
| A    | 50%  | 2   |
| В    | 20%  | 3   |
| C    | 10%  | 4   |
| D    | 20%  | 5   |

## 该机的MIPS数是

A. 100

B.200

**C.**400

D.600

解析: 执行各程序所占的CPI数量:

0.5×2+0.2×3+0.1×4+0.2×5=3,计算机的主频为1.2GHz,

为1 200MHz,该机器的是MIPS为1 200/3=400。







